Jít do obsahu fóra

Nejsi přihlášen. Přihlas se nebo se zaregistruj.


Audioweb.cz » Návrh, měření, software » Simulace zesilovače v LTSpice

  Stránky: 1

RSS

Příspěvky [12]

Téma: Simulace zesilovače v LTSpice

Ahoj, mám problém se simulací jednoduchého zesilovače v LTSpice. Při připojení zátěže se zobrazuje silná limitace v záporné větvi, bez zátěže je to v pořádku. Nemůžu přijít na chybu. Netušíte někdo, co dělám špatně? (Topologii zesilovače netřeba komentovat, jde o zapojení z AR1991/1b, a vím, že je to zastaralé).
http://www.fotohost.cz/di/Z7G5/PA_se_zatezi.jpg
http://www.fotohost.cz/di/CT5A/PA_bez_zateze.jpg

Re: Simulace zesilovače v LTSpice

Není MJ11018 NPN?

Re: Simulace zesilovače v LTSpice

Jasan že je smile To bude ono smile

Re: Simulace zesilovače v LTSpice

Jsou tam darlingtony MJ11015 a 11016, jde to blbě přečíst.
Měl jsem v modelu špatně nastavenou betu, po opravě to je lepší, ale stejně to při napájení 72V se zátěží 8Ohm limituje při rozkmitu cca21V. Přitom dva kusy mi doma normálně hrajou.
Mě to spíš zajímá proto, že se ty simulace v LTSpice učím.

Re: Simulace zesilovače v LTSpice

A jak to vypada pred C4 ? Se zatezi a bez zateze.

Re: Simulace zesilovače v LTSpice

Úplně stejně jako za C4. Jenom posunuté na U/2. Zajímavý je, že na jiným počítači mi toto schema s jinými darlingtony fungovalo. Asi bude chyba v modelu těch koncáků, ještě to projdu.

(upravil danhard 14. 6. 2017 8:47)

Re: Simulace zesilovače v LTSpice

Zápornou půlvlnu budíš ze zdroje proudu, záleží na betě a na velikosti proudu, na kolik to vybudíš.
V kladné půlvlně dá VAS tranzistor mnohem větší proud, tak tam limitace není.
Podívej se na vstupní proudy těch darlingtonů a urči si jejich betu.

Re: Simulace zesilovače v LTSpice

Danhard: díky za radu a správné nasměrování, pohrál jsem si s rezistorem v emitoru T4 a hned to vypadá líp.
Ten zesilovač by měl údajně dávat 60W/8Ohm, ale i ty postavené dva kusy limitují dřív. Takže zkusím i na nich upravit proud T4.

(upravil BV 14. 6. 2017 10:12)

Re: Simulace zesilovače v LTSpice

Možno by bolo jednoduchšie nahradiť Q4 odporom (v sérii s R9, zvoliť "vhodné" hodnoty) a z výstupu medzi tie dva odpory  bootstrap kondenzátor cca 220-470uF .  R8 a D1,2  zrušiť.

Re: Simulace zesilovače v LTSpice

BV: zkusil jsem to a v simulaci to vypadá líp než s tím Q4. Je nutné aby koncové tranzistory měly stejný budící proud, když v praxi stejně neznám přesně Hfe?

Re: Simulace zesilovače v LTSpice

Není, jen se trochu změní zkreslení.
Nejlíp to má odrbaný TW077, tam se bere ten boostrap rovnou z repro, těch 20mA dc proudu nevadí.

Re: Simulace zesilovače v LTSpice

Pánové, díky za rady, jdu to všechno odsimulovat.

Příspěvky [12]

  Stránky: 1

Audioweb.cz » Návrh, měření, software » Simulace zesilovače v LTSpice

Podobná témata


~±«|»¼½¾²³&@µΩπØ$£